快速发布采购管理采购信息

CLC5903双数字调谐器/ AGC

时间:2019-3-14, 来源:互联网, 文章类别:元器件知识库

CLC5903总体概述

CLC5903双数字调谐器/ AGC IC是双通道,数字下变频器(DDC),集成自动增益控制(AGC)。 CLC5903是其中的关键组件,增强型分集接收器芯片组(EDRCS),包括一个CLC5903双数字调谐器/ AGC,两个CLC5957 12位模数转换器(ADC)和两个CLC5526数字控制可变增益放大器(DVGA工作)。该系统允许对信号进行直接IF采样至300MHz,增强接收器性能并降低系统成本。

CLC5903是CLC5902的增强型替代产品在分集接收器芯片组(DRCS)中。主要的相对于CLC5902的改进增加了50%最大采样率从52MHz到78MHz,62%。功耗从760mW降至290mW,以及独立编程的额外灵活性。两个通道中的系数。一个框图示出了基于DRCS的窄带通信系统。CLC5903提供高动态范围数字调谐和基于硬连线数字信号处理(DSP)的滤波技术。每个通道都有独立的调谐阶段

偏移,滤波器系数和增益设置。频道过滤由一系列三个过滤器执行。第一个是4阶段具有可编程功能的级联积分梳(CIC)滤波器,抽取率从8到2048.接下来有两个对称FIR滤波器,21抽头和63抽头,均带有独立可编程系数。第一个FIR滤波器将数据抽取2,第二个FIR抽取任一个2或4.通道滤波器带宽为52MSPS,范围为±650kHz至±1.3kHz。在78MSPS时,最大值带宽增±975kHz。

CLC5903的AGC控制器监视ADC输出和通过调节DVGA控制ADC输入信号电平设置。 AGC阈值,死区+滞后和循环时间常数是用户定义的。总动态范围200kHz时满量程信噪比大于120dB带分集接收器可以实现带宽芯片组。


CLC5903功能说明

CLC5903包含两个相同的数字下变频(DDC)电路。每个DDC都接受一个独立的时钟高达78MSPS14位采样,从a下变频选择载波频率到基带,抽取信号可编程因子的范围从32到16384,提供信滤波,输出正交符号。纵横开关可以启用两个输入中的任何一个或进行测试注册被路由到DDC频道。灵活的渠道滤波由两个可编程抽取FIR提供过滤器。最终的滤波器输出可以转换为12位浮点格式或标准二进制补码格式。输出数据可在串行和并行端口使用。CLC5903保持超过100 dB的无杂散动态范围和超过100 dB的带外抑制。

这允许在信道滤波器分区中具有相当大的自由度模拟域和数字域之间。两者的频率,相位偏移和相位抖动正弦/余弦数控振荡器(NCO)可以独立指定。两组系数记忆并且纵横开关允许共或独立过滤器每个频道的系数和带宽。两个渠道共享相同的抽取率和输入/输出格式。每个通道都有自己的AGC电路,用于窄带大多数信道过滤先于的无线电信道ADC。 AGC关闭了循CLC5526DVGA,压缩信号的动态范围进入ADC。 AGC在CLC5903中获得补偿删除输出端的DVGA增益步长。时间对齐这个增益补偿电路可以调整到支持具有不同延迟的ADC。可以配置AGC连续操作或设置固定增益步骤。两个AGC电路独立工作但共享相同的编程参数和控制信号。芯片接收配置和控制信息

微处理器兼容总线,由8位数据组成I / O端口,8位地址端口,芯片使能选通,读取频闪和写频闪。芯片的控制寄存器(8位每个)都被存储器映射到8位地址空间控制端口。页面选择位允许访问重叠A和B组FIR系数。提供JTAG边界扫描和片上诊断电路简化系统调试和测试。即使是核心逻辑,CLC5903也支持3.3V I / O.电压为1.8V。

技术文章分类
相关技术文章